当前位置:主页 > 资讯 > 行业资讯 >

SiC MOS产品驱动设计之寄生导通问题分析与设计建议

时间:2022-06-16 | 来源:佚名

本文将针对SiC MOS产品在驱动设计时遇到的寄生导通问题做出详细的分析,从元器件以及应用层面给出一些设计建议,并结合阈值电压的漂移问题做出简单的说明。设计者在实际应用时,需要根据产品的本身定位在二者之间做一个平衡。
寄生导通产生机理
以下主要探讨关于SiC器件驱动回路设计的要点,而如何选择合适的门极驱动电压也是整个驱动器设计的关键。对于开通来说,通常选择门极15V或18V作为门限值,从而可以配置为具有较好的载流能力或者具有很好的短路耐用性。对于关断来说,通常使用负电压关断最为保险,可以有效的保证可靠关断,减少误触发的机率。
对门极的电容反馈有可能会导致半导体器件产生误导通动作。而如果使用的是SiC器件,那么通常需要考虑米勒电容所带来的电容反馈。由米勒效应带来的电容反馈可能会导致管子的误动作,更有甚者可能导致上下管直通,引起短路现象的发生,以至损坏功率器件,其产生的具体机理可参考下图:
SiC MOS产品驱动设计之寄生导通问题分析与设计建议
在半桥电路拓扑应用中,当低边开关Q2导通时,高边开关Q1的电压变化dVDS/dt。因此,形成了对上管的寄生电容Cportant;">gd的充电电流iT。该电流通过米勒电梯Cportant;">gd,门极电阻以及电容Cportant;">gs形成回路,并对Cportant;">gd进行充电 (电容Cportant;">gdCportant;">gs形成一个对Vportant;">DS进行分压的电容分压器)。当在门极电阻上的电压降超过了上管Q1的阈值开启电压,这时候就发生了所谓的米勒导通或者米勒效应。在此过程中,不断上升的漏极电位通过米勒电容Cportant;">gd上拉Q2的门极电压。然而,门极关断电阻试图抵消且拉低电压。但是如果电阻值不足以降低电压,那么电压可能会超过管子的阈值电压,从而致使误触发的可能性,进而导致故障发生。甚至可能损坏SiC器件。
由误触发导致事件发生的风险和严重程度主要取决于特定的操作条件和测试硬件。高母线电压,电压快速上升以及高结温是比较关键的点。这些条件不仅会严重地上拉门极电压,而且会降低阈值。硬件相关的主要影响包括:MOS管内部寄生电容Cportant;">gdCportant;">gs以及门极关断电阻等。
Cportant;">gdCportant;">gs电容所引起的寄生电压会导致门极误开通的可能性,进而增加整个开关损耗,造成器件损坏风险。参考下图:
SiC MOS产品驱动设计之寄生导通问题分析与设计建议
△Vportant;">gs=△Vportant;">ds*Cportant;">gd/(Cportant;">gs Cportant;">gd), 若△Vportant;">gs> Vportant;">gs(th),则MOS管有误触发的风险。所以我们在产品选型时,需要充分参考器件本身的特性以及相关参数,尽可能选择门限电压高的产品。

如何减少寄生导通带来的误触发
为了减少器件误差发的概率,提升产品的可靠性,我们可以从器件层面和应用层面触发,考虑对应的措施和方法。
A. 从应用层面上考虑
portant;">增加负压关断电压Vgs off
即使有寄生电容带来的电压△Vportant;">gs,当使用负压Vgs off来驱动时,可以抵消部分△Vportant;">gs ,从而使得△Vportant;">gs小于门限电压Vportant;">gs(th)。从而避免误差发的可能性。
portant;">富昌设计小建议:需要综合考虑MOS管的寄生参数以Vgs 裕量来选择合适的电压,以确保产品的可靠性。
portant;">
使用带米勒(miller)钳位的驱动

在设计驱动时,可以考虑采用带米勒钳位的驱动产品,从而可以有效钳制门极电压,使门极电压不超过开通阈值电压,避免误触发的风险。
portant;">富昌设计小建议:可以根据实际应用需求,选择带有米勒钳位或Desat保护的驱动芯片,从而简化系统设计。

B.从器件选型上考虑
采用较高开通门限值Vgsth的器件
使用较高开通阈值门限电压的器件,可以有效低降低误差发的可能性。

使用合适变容比Cgd/Cgs的器件

通常来说,在器件选型时,可以根据寄生参数,选择合适变容比的SiC产品,可以有效地降低误触发的风险。

一条粗略估算VGS 裕量的经验方法可供参考,对于600V的SiC产品,最好是选择变容比大于150。即Cgd/Cgs>150。此时可计算出△Vgs<4V。(注,由于各家工艺技术的不同,门限电压也不尽相同,所以并不适合所有的产品。此处仅参考英飞凌的产品)

富昌设计小贴士:此处参考的是英飞凌SiC产品,其门限电压通常在4.5V左右。


portant;">VGS 裕量与VGSTH 漂移的平衡
通过上面的计算和分析可知,虽然增加Vgs off负压可以降低误触发的风险,但是也不是越大越好,因为这会带来门限电压的漂移,且负压越大,由此带来的Vportant;">GSTH漂移也越大。所以在设计时需要综合考虑二者,寻求一个合理的平衡点。以下示意图描述了这一点。
SiC MOS产品驱动设计之寄生导通问题分析与设计建议
本文主要针对驱动设计时的寄生导通问题做了详尽的分析和探讨。并从器件选型和应用层面上分别给了几点建议。最后就VGS裕量以及VGSTH漂移做了简单的阐述,由于二者是对立的,实际应用中需要综合考虑两者之间的利弊关系,做出平衡选择,这样既能充分发挥SiC器件的特性,又能保证整个产品的可靠性。

(来源:富昌电子)
portant;">




声明:本文转载自网络,不代表本平台立场,仅供读者参考,著作权属归原创者所有。我们分享此文出于传播更多资讯之目的。如有侵权,请联系我们进行删除,谢谢!

推荐阅读

扩展阅读